快捷搜索:

如何实现16高性能的高速DAC时钟

设计要点 555: 小序

LTC®2000 16 位 2.5Gsps DAC 供给了绝佳的 AC 机能。对付许多 DAC 利用而言,为了在不侵害所关注频段之信噪比 (SNR) 的环境下实现某个频段中可用通道数目的最大年夜化,相位噪声、噪声频谱密度 (NSD) 和无杂散动态范围 (SFDR) 指标是至关紧要的。高速 DAC 必要一个干净的采样时钟以得到最佳的噪声和杂散机能。采纳具有超低噪声和杂散的 LTC6946 PLL 合成器作为用于 LTC2000 的时钟源可最大年夜限度地提升系统机能。

您可能还会对下面的文章感兴趣: